LoRa系统芯片应用技术说明

国内第一款LoRa集成的单芯片SoC ASR6501推出之后,极大地缓解了国内芯片半导体的紧张局面。紧追其后,在2019年4月深圳举办的LoRa生态发展及创新应用论坛上,ASR正式发布全新的LoRa系统芯片ASR6505,这是继LoRa集成的单芯片SoC ASR6501之后,ASR推出的第三款LoRa系统芯片。

ASR6505是一种通用的LoRa无线通信SIP芯片,集成了LoRa无线电收发器、LoRa调制解调器和一个8位CISC MCU。MCU采用先进的STM 8位核心,运行频率为16MHz。LoRa无线电收发机的频率覆盖范围为150兆赫至960兆赫。LoRa调制解调器支持LPWAN用例的LoRa调制和遗留用例的(G)FSK调制。由ASR6505设计的LoRa无线通信模块为LPWAN应用提供超长距离和超低功耗通信。

ASR6505是ASR IOT设计的一款基于STM 8位MCU与SX1262 的SIP芯片。支持最全LoRa频段,较32位单片机的LoRa系统芯片更具成本优势。具有高灵敏度和高发射功率,丰富接口资源可以满足不同的应用场景。该芯片集成LoRaWAN,LinkWAN及Alios,适用于多种物联网应用场景,包括表计类,智能城市,安防,智慧畜牧,智能物流,智能楼宇等等。

ASR6505的灵敏度可以达到-140dBm以上,最大发射功率高于+21dBm。这使得它适合在远程LPWAN中使用,并且具有很高的效率。整个芯片封装非常小,8mm x 8mm,共有68个引脚。

芯片组特性:

SX1262+STML152芯片组

封装大小:8mm*8mm*0.9mm, QFN 68PIN

LoRa 无线和LoRa调制解调

频率范围:150MHz~960MHz;

最大输出功率:21dBm;

灵敏度:-140dBm;

深度休眠电流:2uA(with RTC);

TX mode current 50Ma@17dBm; 40Ma@14dBm;

接收电流:10mA;

可编程速率最高62.5kbps @调制模式

可编程速率最高300kbps @ (G)FSK模式

前导检测;

嵌入存储器(128K FLASH, 16K SRAM)

30个GPIO口,1个I2C,2个UART,1个SWIM,1个SPI,3个ADC;

模块内部与外部接口:

ASR的低功耗LoRa SoC芯片结合Alibaba的LoRa物联网生态,可以实现从端到云再到端的便捷连接。相信未来ASR的ASR6505芯片将可以彻底取代传统的STM8L+SX1276/SX1278的设计方式,使LoRa在IoT市场得到更加长足的发展。

作者:Cheryl1169/动能世纪

来源:百度/知乎

说明:LPWA物联网应用站(LPWAP.com)通过公开互联网收集、整理并转载有关LPWA物联网应用解决方案,以供广大LPWA应用开发者和爱好者共同学习交流和参考运用到实际生产生活中。本站所有转载的文章、图片、音频、视频等资料的版权归版权所有人所有并衷心感谢您的付出,由于本站采纳的非本站原创文章及图片等内容无法一一联系确认版权者,如果本网所选内容的文章原创作者认为其作品不宜放在本站,请及时通过以下留言功能通知我们采取适当措施,避免给双方造成不必要的经济损失。如果您希望保留文章在本站,但希望文章末尾提供对作者的致谢或者产品、网站交换链接的,也请将需求写入以下留言栏中,谢谢您的支持。让我们共同努力,打造万物互联的未来美好生活!

您的留言或需求: